東大阪市にある近畿大学で開催された電気関係学会関西支部連合大会で招待講演を行いました(2017/11/25)。
"高エネルギー効率コンピューティングを実現するビアスイッチFPGA の開発"
Saturday, November 25, 2017
Saturday, October 28, 2017
ASICON 2017
Wednesday, October 11, 2017
EuMC 2017
Sunday, October 08, 2017
RADECS 2017
スイスのジュネーブで開催されたRadiation Effects on Components and Systems Conference (RADECS)において、D2の廖望君が共同研究成果を発表しました(2017/10/5)。
"Measurement and Mechanism Investigation of Negative and Positive Muon Induced Upsets in 65nm Bulk SRAMs"
また共同研究を行っている渡辺先生が共同研究成果を発表しました(2017/10/5)
"Momentum and Supply Voltage Dependencies of SEUs Induced by Low-energy Negative and Positive Muons in 65-nm UTBB-SOI SRAMs"
"Measurement and Mechanism Investigation of Negative and Positive Muon Induced Upsets in 65nm Bulk SRAMs"
また共同研究を行っている渡辺先生が共同研究成果を発表しました(2017/10/5)
"Momentum and Supply Voltage Dependencies of SEUs Induced by Low-energy Negative and Positive Muons in 65-nm UTBB-SOI SRAMs"
SISPAD 2017
Prof. Cheng Zhuo 滞在
中国の浙江大学(Zhejiang University)のProf. Cheng Zhuoが日本学術振興会の外国人招へいプログラムにより短期滞在しました(2017/8/8-9/8)。学生を含めてコラボレーションに向けたディスカッションを行いました。また、下記の講演会を実施しました(2017/8/10)。
"A System Perspective on Power and Signal Integrity for Modern Memory: Models and Solutions"
"A System Perspective on Power and Signal Integrity for Modern Memory: Models and Solutions"
DAシンポジウム 2017
石川県加賀市で開催されたDAシンポジウム2017でD2の増田豊君、D1の土井龍太郎君、M1の中山貴博君が研究成果を発表をしました(2017/8/31, 2017/8/30, 2017/9/1)。
"エラー予告ベース適応的電圧制御のMTTF考慮設計手法"
"ビアスイッチFPGAにおけるスニークパス問題のSAT符号化を用いた検証"
"常温で論理テスト可能な超低温動作VLSIのタイミング設計法の検討"
ポスターでも土井君と共同研究者の金本先生が発表しました(2017/8/31)。
"ビアスイッチFPGAにおけるスニークパス問題のSAT符号化を用いた検証"
"容量配置最適化に向けた15nm世代LSI・パッケージ・ボード電源網解析モデルの構築"
また、D2の増田君が「平成29年度 システムとLSIの設計技術研究会 優秀論文賞」 および 「DAシンポジウム2016 優秀発表学生賞」を受賞しました(2017/8/30)。
"低電圧・長寿命動作に向けたクリティカルパス・アイソレーション手法"
"エラー予告ベース適応的電圧制御のMTTF考慮設計手法"
"ビアスイッチFPGAにおけるスニークパス問題のSAT符号化を用いた検証"
"常温で論理テスト可能な超低温動作VLSIのタイミング設計法の検討"
ポスターでも土井君と共同研究者の金本先生が発表しました(2017/8/31)。
"ビアスイッチFPGAにおけるスニークパス問題のSAT符号化を用いた検証"
"容量配置最適化に向けた15nm世代LSI・パッケージ・ボード電源網解析モデルの構築"
また、D2の増田君が「平成29年度 システムとLSIの設計技術研究会 優秀論文賞」 および 「DAシンポジウム2016 優秀発表学生賞」を受賞しました(2017/8/30)。
"低電圧・長寿命動作に向けたクリティカルパス・アイソレーション手法"
ソフトエラー勉強会 2017
Saturday, July 22, 2017
IWCR 2017
Tuesday, June 27, 2017
NEWCAS 2017
Wednesday, May 31, 2017
ISCAS 2017
ICICDT 2017
テキサス州オースティンで開催された International Conference on Integrated Circuit Design and Technology (ICICDT)で、チュートリアル講演を行いました (2017/5/23)。
"Near-/Sub-threshold Circuit Design: Opportunities and Challenges"
"Near-/Sub-threshold Circuit Design: Opportunities and Challenges"
Saturday, March 25, 2017
Wednesday, March 15, 2017
IUI 2017
IEEE 関西支部 学生研究奨励賞
Monday, March 06, 2017
Prof. Ulf Schlichtmann, Dr. Bing Li 来訪
ドイツのミュンヘン工科大学のProf. Ulf Schlichtmann, Dr. Bing Li が研究室を訪問しました。
コラボレーションに向けたディスカッションを行いました。また、下記の講演会を開催しました(2017/3/3)。
"Overview of Reliability Research at TUM’s Institutefor EDA"
"Using Formal Verification to Speed Up Functional Safety Analysis"
"Design and Test with Post‐Silicon Clock Tuning in Digital Circuits"
"Overview of Reliability Research at TUM’s Institutefor EDA"
"Using Formal Verification to Speed Up Functional Safety Analysis"
"Design and Test with Post‐Silicon Clock Tuning in Digital Circuits"
Thursday, March 02, 2017
卒業論文
無事、卒業論文を書き上げ、発表を終えました(2017/2/21)。
中山貴博, "超低温動作VLSIの常温下論理検証を可能とするタイミング設計法の検討"
西孝将, "適応的電圧制御に向けたタイミングエラー予告フリップフ ロップの実機性能評価"
山田詩門, "抵抗可変型素子を用いたスパイキングニューラルネットワークの回路シミュレーションによる性能評価"
中山貴博, "超低温動作VLSIの常温下論理検証を可能とするタイミング設計法の検討"
西孝将, "適応的電圧制御に向けたタイミングエラー予告フリップフ ロップの実機性能評価"
山田詩門, "抵抗可変型素子を用いたスパイキングニューラルネットワークの回路シミュレーションによる性能評価"
修士論文
無事、修士論文を書き上げ、発表を終えました(2017/2/14)。
土井龍太郎, "ビアスイッチFPGA における高性能配線構造の検討およびSAT 符号化を用いたスニークパス問題の検証"
益田涼平, "災害対応隊員の活動環境推定を可能とするスマート安全靴の開発"
土井龍太郎, "ビアスイッチFPGA における高性能配線構造の検討およびSAT 符号化を用いたスニークパス問題の検証"
益田涼平, "災害対応隊員の活動環境推定を可能とするスマート安全靴の開発"
Prof. Youngsoo Shin 滞在
Thursday, February 02, 2017
AsianHOST 2016
台湾のYilanで開催された Asian Hardware Oriented Security and Trust Symposium (AsianHOST)で、招待講演を行いました (2016/12/19)。
"Oscillator-based True Random Number Generator Robust to Process and Environmental Variation"
"Oscillator-based True Random Number Generator Robust to Process and Environmental Variation"
Subscribe to:
Posts (Atom)